OpenEdv-开源电子网

 找回密码
 立即注册

扫一扫,访问微社区

正点原子新作:阿波罗STM32F767&F429&探索者STM32F4开发板&赶快来下载资料哦。

查看: 149|回复: 0

勇敢的芯伴你玩转Altera FPGA连载31:可综合的语法子集2

[复制链接]

  离线 

347

主题

354

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1538
金钱
1538
注册时间
2014-7-19
在线时间
36 小时
发表于 2017-12-12 20:52:04 | 显示全部楼层 |阅读模式
正点原子公众号
勇敢的芯伴你玩转Altera FPGA连载31:可综合的语法子集2
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1i5LMUUD
1.jpg
参数定义:parameter
Parameter用于申明一些常量,主要是便于模块的移植或升级时的修改。
一个基本的module,通常一定包括module…endmodule语法和任意两种端口申明(通常我们所设计的模块一定是有输入和输出的),parameter则不一定,但是对于一个可读性强的代码来说也是不可少的。这样一个基本的module如下:
module <模块命名>(<端口命名1>, <端口命名2>, ...);
    // 输入端口申明
    input <端口命名1>;
    input wire <端口命名2>;
    input [<最高位>:<最低位>]<端口命名3>;
    ...
    // 输出端口申明
    output <端口命名4>;
    output [<最高位>:<最低位>]<端口命名5>;
    output reg [<最高位>:<最低位>]<端口命名6>;
    ...
    // 双向(输入输出)端口申明
    inout <端口命名7>;
    inout [<最高位>:<最低位>]<端口命名8>;
    ...
    // 参数定义
    parameter <参数命名1> = <默认值1>;
    parameter [<最高位>:<最低位>]<参数命名2> = <默认值2>;
    ...
    // 具体功能逻辑代码
    ...
endmodule
注:“//”后的内容为注释。
信号类型:wire,reg等。
如图5.1所示,在这个简单的电路中,分别定义两个寄存器(reg)锁存当前的输入din。每个时钟clk上升沿到来时,reg都会锁存到最新的输入数据,而wire就是这两个reg之间直接的连线。
作为input或inout的信号端口只能是wire型,而output则可以是wire也可以是reg。需要特别说明的是,虽然在代码中我们可以定义信号为wire或reg类型,但是实际的电路实现是否和我们预先的一致还要看综合工具的表现。例如reg定义的信号通常会被综合为一个寄存器(rigister),但这有一个前提,就是这个reg信号必须是在某个由特定信号边沿敏感触发的always语句中被赋值。
2.jpg
图5.1 reg和wire示例图
Wire和reg的一些常见用法示例如下:
// 定义一个wire信号
wire <wire变量名>;
// 给一个定义的wire信号直接连接赋值
// 该定义等同于分别定义一个wire信号和使用assign语句进行赋值
wire <wire变量名> =<常量或变量赋值>;
// 定义一个多bit的wire信号
wire [<最高位>:<最低位>] <wire变量名>;
// 定义一个reg信号
reg <reg变量名>;
// 定义一个赋初值的reg信号
reg <reg变量名> =<初始值>;
// 定义一个多bit的reg信号
reg [<最高位>:<最低位>] <reg变量名>;
// 定义一个赋初值的多bit的reg信号
reg [<最高位>:<最低位>] <reg变量名> = <初始值>;
// 定义一个二维的多bit的reg信号
reg [<最高位>:<最低位>] <reg变量名> [<最高位>:<最低位>];

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则




QQ|联系我们|手机版|官方淘宝店|新浪微博|微信公众平台|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2018-4-20 09:13

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表
/* */