OpenEdv-开源电子网

 找回密码
 立即注册

扫一扫,访问微社区

正点原子全套STM32开发资料,上千讲STM32视频教程,RT1052教程免费下载啦...

查看: 152|回复: 4

H.264视频编解码低延迟解决方案

[复制链接]

  离线 

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
125
金钱
125
注册时间
2018-5-25
在线时间
16 小时
发表于 2018-5-25 20:26:13 | 显示全部楼层 |阅读模式
正点原子公众号
本帖最后由 yinyidianzi 于 2018-5-25 20:32 编辑

银亿电子以逻辑语言为基础编写的H.264视频编解码,以IP核的形式,在FPGA器件上运行,基于FPGA的解决方案使用FPGA为核心器件,实现H.264编解码的IP核,此解决方案为纯硬件的解决方案,启动时间可以忽略,编解码延迟为固定的延迟,在一定的优化情况下,延迟为所有解决方案里最小值地。具体特点为:1.支持各种分辨率;2.支持各种帧率;3.编解码延迟低于60ms;4.占用FPGA资源小;5.定制性强.
银亿电子开发的H.264视频编解码解决方案广泛应用于低带宽下、超低延时的星载/机载/弹载/车载视频数据链方面,受到广泛用户一致认可。

合作方式:1.卖IP core   2.卖图像处理板  3.卖H.264原码
有需要的可联系:13720751754(同微信)
H.264视频编解码FPGA解决方案.pdf (6.41 MB, 下载次数: 6)
视频编解码低延迟方案QQ14797921
回复

使用道具 举报

  离线 

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
125
金钱
125
注册时间
2018-5-25
在线时间
16 小时
 楼主| 发表于 2018-6-22 10:32:04 | 显示全部楼层
顶一下! Demo.jpg
视频编解码低延迟方案QQ14797921
回复 支持 反对

使用道具 举报

  离线 

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
125
金钱
125
注册时间
2018-5-25
在线时间
16 小时
 楼主| 发表于 2018-6-22 10:33:53 | 显示全部楼层
总有同学希望看到用图中的测试方法来测试编解码的延时,放一张图给大家看一下,1080P 60fps,sdi摄像头输入,通过sdi分配器分出两路,一路直接进入显示器,另一路经过编码,rtp传输,然后解码后显示,左右画面的差距为大约20ms,和真实画面的延迟大约为100ms(延迟主要出现在sdi摄像头和分配器上),这种方式看似简单,实际误差极大,实在是不推荐使用!
视频编解码低延迟方案QQ14797921
回复 支持 反对

使用道具 举报

  离线 

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
125
金钱
125
注册时间
2018-5-25
在线时间
16 小时
 楼主| 发表于 2018-6-25 12:10:05 | 显示全部楼层
H.264视频编解码低延迟xilinx Zynq系列FPGA解决方案资源占比详图如下: xilinx Zynq 7020.png xilinx Zynq 7035.png
视频编解码低延迟方案QQ14797921
回复 支持 反对

使用道具 举报

  离线 

4

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
125
金钱
125
注册时间
2018-5-25
在线时间
16 小时
 楼主| 发表于 2018-6-25 12:10:51 | 显示全部楼层
正点原子公众号
H.264视频编解码低延迟xilinx Zynq系列FPGA解决方案资源占比详图如下: xilinx Zynq 7020.png xilinx Zynq 7035.png
视频编解码低延迟方案QQ14797921
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则




关闭

必看:"原子哥”力荐上一条 /1 下一条

QQ|联系我们|手机版|官方淘宝店|微信公众平台|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2018-8-20 16:47

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表
/* */